J’ai vérifié ce qui se passe au niveau des horloges en sortie I2S du CP2114.
En bleu le LRCLK qui détermine si c’est le canal L ou R qui passe.
En jaune le BCLK, qui donne l’horloge des bits.
La synchro se fait sur le LRCLK.
Persistance à l’infini, donc il superpose l’affichage de toutes acquisitions.
On constate que le BCLK danse, jitter ou pas ? Il est hésitant par rapport au LRCLK .
Idem, mais avec la loupe, on constate qu’il ne bouge pas de manière totalement aléatoire, mais callé par pas de +- 20nS.
L’oscillateur pour l’I2S du CP2114 étant à 49.452MHz soit 20.23nS, je présume que ce calage provient de là.
Maintenant le LRCLK avec loupe et toujours la persistance à l’infini.
On ne peut pas vraiment parler de mesure de jitter, mais l’acquisition démarre à gauche de l’écran, la loupe est callée à droite et donc on peut dire que les fronts tombent toujours justes.
La question est de savoir si un LRCLK avec du jitter pose problème.
Personnellement je dirais que non, ce qui donne la fréquence de sampling c’est le LRCLK qui est ici à 96KHz vu que 2 canaux à 48KHz.
Voila, mais je ne pense pas que l’on soit bien plus avancé sur le phénomène de battements ou autre que l’on constate sur les mesures de Philby.